استفاده از برد پازج-۱ بعنوان Logic Analyzer

سلام یکی از ویژگی های جالب برد پازج-1 قابلیت استفاده بعنوان یک Logic Analyzer حرفه ای 32 کاناله با نرخ سمپلینگ حداکثر 100 مگاهرتز میباشد! این لاجیک آنالایزر علاوه بر قابلیت نمایش مقادیر سیگنالهای دیجیتال، امکان تحلیل پروتکل‌های مختلف نظیر SPI، I2C، UART و ... را نیز دارد که این موضوع برای دیباگ کردن این [...]

آموزش VHDL – قسمت دهم: ارتباط FPGA با حافظه SRAM

ارتباط FPGA با حافظه SRAM با سلام خدمت همه دوستداران طراحی دیجیتال با FPGA و به خصوص همراهان پازج چندی پیش در پستی با عنوان "یک SRAM Controller ساده و کارآمد جهت خواندن و نوشتن در SRAM" به نحوه خواندن و نوشتن در SRAM، با یک SRAM Controller پرداختیم. به درخواست تعداد زیادی از دوستان [...]

آموزش VHDL – قسمت نهم: ارتباط سریال (UART)

ارتباط سریال (UART) در FPGA با سلام طبق قولی که داده شده بود در قسمت نهم از سری ویدئوهای آموزش FPGA به معرفی و بررسی یک پروژه ساده پرداخته ایم در این قسمت کد ارتباط سریال با کامپیوتر در اختیارتان قرار گرفته و با یک ماشین حالت بسیار ساده عملیات ارسال و دریافت تست می [...]

آموزش VHDL – قسمت هشتم: طراحی سلسله مراتبی

با عرض سلام و ادب به همه دوستان پازجی در قسمت هشتم آموزش VHDL با چگونگی طراحی ماژولار و Port map کردن چند کامپوننت و همچنین با گرامر تعریف زیر برنامه (  procedure & function) آشنا میشویم. این قسمت آخرین قسمت از این سری ویدئوها با هدف آموزش FPGA به زبان VHDL میباشد,چرا که مباحث [...]

آموزش VHDL – قسمت هفتم: ماشین حالت (State Machine)

ماشین حالت (State Machine) با سلام و عرض ادب یکی از روش های تحلیل و مدل سازی مدارات ترتیبی استفاده و طراحی ماشین حالت است , ماشین حالت مبحث مهم و بسیار کاربردی در طراحی دیجیتال است قسمت هفتم آموزش به این مبحث اختصاص یافته. در این قسمت : مختصرا با انواع state machine آشنا [...]

آموزش VHDL – قسمت ششم: مدارات ترتیبی ۲ (sequential)

آموزش VHDL: مدارات ترتیبی اگر از دنبال کنندگان جلسات آموزش VHDL باشید حتما اطلاع دارید که مبحث طراحی Sequential در جلسه پنجم به پایان نرسید و در این قسمت : مطالبی که در قسمت قبلی معرفی شدند با مثال بررسی میشوند با چندین دستور جدید در این نوع طراحی آشنا میشوید و در قالب یک [...]

۲۰ بهمن, ۱۳۹۴|Categories: آموزش VHDL, آموزش ها|Tags: , , , , , , |دیدگاه‌ها برای آموزش VHDL – قسمت ششم: مدارات ترتیبی ۲ (sequential) بسته هستند

آموزش VHDL – قسمت پنجم: مدارات ترتیبی (sequential)

آموزش  VHDL- مدارات ترتیبی با سلام و عرض ادب با قسمتی دیگر از مجموعه ویدئویی آموزش FPGA در خدمت شما عزیزان هستیم. پس از یادگیری اصول پایه ای و نوشتن کدهای concurrent اینک زمان آن فرارسیده که به طراحی مدارات ترتیبی (sequential) بپردازیم و نقش کلاک سیستم را نیز وارد طراحی ها کنیم , در [...]

آموزش VHDL – قسمت چهارم: مدارات همزمان (Concurrent)

آموزش VHDL با سلام خدمت همه دوستان پازجی؛ با قسمتی دیگر از مجموعه ویدئویی آموزش FPGA در خدمت شما عزیزان هستیم. طبق برنامه هر هفته جلسه چهارم آموزش VHDL نیز آماده شده و قابل دانلود میباشد , مطالب تئوری محض تقریبا در این جلسات بیان شده و از این به بعد تمرکز بر روی مساله [...]

آموزش VHDL – قسمت دوم: آشنایی با انواع داده (Data-Types)

آموزش VHDL (قسمت دوم) دوستان پازجی سلام! با قسمتی دیگر از مجموعه ویدئویی آموزش FPGA در خدمت شما عزیزان هستیم. به دومین جلسه از سری جلسات آموزش VHDL خوش آمدید! در این قسمت با انواع داده‌ (Data-Type) و ویژگی‌ها و کاربرد هر نوع داده در زبان VHDL آشنا خواهیم شد و در پایان جلسه ضمن اجرای یک مثال عملی [...]

ارتباط سریال UART بین FPGA و PC

رفقای پازجی، سلام! در این نوشته به بررسی چگونگی ایجاد یک ارتباط سریال ساده از نوع UART بین FPGA و PC خواهیم پرداخت. البته قبلا طی یک آموزش تصویری با نحوه‌ی ایجاد یک ارتباط UART ساده با استفاده از پردازنده‌ی MicroBlaze آشنا شدیم، اما از آنجایی که در بسیاری از کاربردها نیاز داریم تا ارتباط سریال را بدون استفاده [...]

هم اکنون بورد پازج بر روی سایت موجود است. رد کردن